FPGAã«ãã¼ãã¦ã§ã¢æµ®åå°æ°ç¹DSPå èµãé»åå¹çã§GPGPUã®ä¸ãè¡ãï¼ããã°ã©ããã«ãã¸ã㯠FPGA ã¢ã«ãã©ã¯ãå社製FPGAã«å èµããIEEE754æºæ ã®ãã¼ãã¦ã§ã¢æµ®åå°æ°ç¹DSPãçºè¡¨ãããã¾ãã20nmããã»ã¹ã§è£½é ããããArria 10ãFPGAï¼SoCã¨ã14nmãã©ã¤ã²ã¼ãããã»ã¹ã§è£½é ããããStratix 10ãFPGAï¼SoCã§ããã¼ãã¦ã§ã¢æµ®åå°æ°ç¹DSPãããã¯ãå èµãã製åãç¨æãããDSPæ§è½ã¯Arria 10ã§æ大1.5T FLOPSãStratix 10ã§æ大10T FLOPSãå®ç¾ã§ããã¨ããã ã¢ã«ãã©ã¯2014å¹´4æ23æ¥ãå社製FPGAã«å èµããIEEE754æºæ ã®ãã¼ãã¦ã§ã¢æµ®åå°æ°ç¹DSPãçºè¡¨ãããã¾ãã20nmããã»ã¹ã§è£½é ããããArria 10ãFPGAï¼SoCã¨ã14nmãã©ã¤ã²ã¼ãããã»ã¹ã§è£½é ããããStratix 10
{{#tags}}- {{label}}
{{/tags}}