注目コメント算出アルゴリズムの一部にLINEヤフー株式会社の「建設的コメント順位付けモデルAPI」を使用しています
なんか世紀のイベントっぽい感じだったので見学してきた。すごかった。 真っ黒Scheme Schemeで書かれたS... なんか世紀のイベントっぽい感じだったので見学してきた。すごかった。 真っ黒Scheme Schemeで書かれたSchemeにより、処理系を(かなり自由に)書き換えられるようにする。 部分評価(結果が不変の部分をコンパイルしておく)により、数倍〜数十倍の高速化が可能。 使い道が思いつかないので用途募集中とのこと。 SICP読書会を3年やってるのはすばらしい持続力。 ハードウェア記述言語について SystemVerilogは言語仕様に乱数が入ってる。重みづけと周期が指定可能。解が存在する場合は必ず乱数の組を返すように処理系に求めている(!)。 SystemCはZ(ハイインピーダンス)とX(不定)が削られていてソフト寄り。検証系が充実している。 FPGA速いよという例としてOpenSPARCのSoraris起動時間 VCS:15年、FPGA:19分 Cynthesizer: SystemC→Ve
2009/09/02 リンク