意味 | 例文 (23件) |
半加算器の英語
追加できません
(登録数上限)
英訳・英語 half-adder; half adder
「半加算器」の部分一致の例文検索結果
該当件数 : 23件
加算器3aの出力と加算器3bの出力とが加算器3cで加算され、半波整流回路1eに入力される。例文帳に追加
The output of the adder 3a and the output of the adder 3b are added by an adder 3c, and input to the half wave rectifying circuit 1e. - 特許庁
1ビット比較全加算器、nビット比較全加算器、半導体演算装置、およびレイアウトライブラリ例文帳に追加
ONE-BIT COMPARISON FULL ADDER, n-BIT COMPARISON FULL ADDER, SEMICONDUCTOR ARITHMETIC UNIT AND LAYOUT LIBRARY - 特許庁
そして、各加算点の3つの入力のうち2以上が常時0となる場合は、この加算点に加算器を設置せず、1つの入力が常時0となる場合にはこの加算点に半加算器(HA)を設置し、それ以外の加算点に全加算器(FA)を設置する。例文帳に追加
When two or more of three inputs of each summing point are always 0, an adder is not set in this summing point, or when one input is always 0, a half adder (HA) is set in this summing point and a full adder (FA) is set in the other summing points. - 特許庁
半導体光増幅器を用いた全光半加算器の具現方法及び装置例文帳に追加
METHOD AND DEVICE FOR REALIZING ALL-OPTICAL HALF ADDER USING SEMICONDUCTOR OPTICAL AMPLIFIER - 特許庁
加算器(18,22)は、伝送信号に増幅器(16A,16B)の出力及びバイアス電流を加算し、半導体光デバイス(24)を駆動する。例文帳に追加
Adders (18,22) add the outputs of the amplifiers (16A,16B) and a bias current to the transmission signal to drive a semiconductor optical device (24). - 特許庁
一方、加算器3aの出力と半波整流回路1eの出力とは加算器3dで加算され、結果が絶対値比較回路の出力となる。例文帳に追加
Meanwhile, the output of the adder 3a and the output of the half wave rectifying circuit 1e are added by the adder 3d, and the result is obtained as the output of the absolute value comparison circuit. - 特許庁
入力データXは2つに分岐され、一方は半波整流回路1aを介して加算器3aに入力され、もう一方は符号を反転させた後に半波整流回路1bを介して加算器3aに入力される。例文帳に追加
Input data X are branched to two, and one input data are input through the half wave rectifying circuit 1a to the adder 3a, and the other input data are input through the half wave rectifying circuit 1b to the adder 3a after the code is inverted. - 特許庁
-
履歴機能過去に調べた
単語を確認! -
語彙力診断診断回数が
増える! -
マイ単語帳便利な
学習機能付き! -
マイ例文帳文章で
単語を理解!
「半加算器」の部分一致の例文検索結果
該当件数 : 23件
半導体集積回路は、デジタル制御発振器と、カウンタと、時間デジタル変換器と、加算器と、制御信号生成部と、を備える。例文帳に追加
The semiconductor integrated circuit includes a digital control oscillator, a counter, a time digital converter, an adder, and a control signal generating part. - 特許庁
第2セレクタ112からのデータをアドレスとして周期の前半でメモリ116からデータを読み出し、後半で加算器120により1だけ加算されたデータをメモリ116に書き込む。例文帳に追加
Data from the second selector 112 is taken as an address to read data from a memory 116 in the first half of a cycle, and data resulting from adding one by an adder 120 is written to the memory 116 in the latter half. - 特許庁
またTタップ数のデジタルフィルタを、2タップ単位で係数と入力データの関係をクロスした形で加算し、加算した結果を1つの乗算器で計算することで、乗算器の個数を半分にする。例文帳に追加
In a digital filter having T taps, addition is performed with two taps as one unit in a cross relation between coefficients and input data, and the addition result is computed by one multiplier to reduce the number of multipliers. - 特許庁
また、加算器609において、2つのf−V変換回路605と606の出力を加算すると、2つのリング共振器型半導体レーザのビート周波数の和に相当する出力を得る。例文帳に追加
An adder 609 adds the outputs of the f-V converter circuits 605, 606 to obtain an output corresponding to the sum of the beat frequencies of the two ring resonance type ring lasers. - 特許庁
この補正量を、加算器23において、「ハーモニー音の音高」に対応する半音単位のピッチに加算することにより、補正されたハーモニー音のピッチの値が出力される。例文帳に追加
An adder 23 adds this correction value to a semitone unit pitch corresponding to 'the pitch of the harmonized sound', thereby outputs the pitch value of the corrected harmony sound. - 特許庁
信号強度変更部30、31はそれぞれ、FFT処理部及び変調器の各出力信号の強度を半分にし、加算部40は、それらを時系列上で同じ時間の信号となるように調節した後に加算する。例文帳に追加
Signal intensity variation parts 30 and 31 decrease the levels of output signals of the FFT processing part and the modulator to a half and an adder part 40 adds the signals after adjusting them into signals of the same time on the time series. - 特許庁
本発明の絶対値比較回路は、半波整流回路1a〜1eおよび加算器3a〜3dで構成される。例文帳に追加
This absolute value comparison circuit is configured of half wave rectifying circuits 1a to 1e and adders 3a to 3d. - 特許庁
同様に、入力データYも2つに分岐され、一方は半波整流回路1cを介して加算器3bに入力され、もう一方は符号を反転させた後に半波整流回路1dを介して加算器3bに入力される。例文帳に追加
In the same way, input data Y are also branched to two, and one input data are input through the half wave rectifying circuit 1c to the adder 3b, and the other input data are input through the half wave rectifying 1d to the adder 3b after the code is inverted. - 特許庁
|
意味 | 例文 (23件) |
|
半加算器のページの著作権
英和・和英辞典
情報提供元は
参加元一覧
にて確認できます。
This page uses the JMdict dictionary files. These files are the property of the Electronic Dictionary Research and Development Group, and are used in conformance with the Group's licence. | |
Copyright (C) 1994- Nichigai Associates, Inc., All rights reserved. | |
Copyright (C) 1994- Nichigai Associates, Inc., All rights reserved. | |
All Rights Reserved, Copyright © Japan Science and Technology Agency | |
Copyright © 2025 CJKI. All Rights Reserved |
ピン留めアイコンをクリックすると単語とその意味を画面の右側に残しておくことができます。 |
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |
weblioのその他のサービス
ログイン |
Weblio会員(無料)になると 検索履歴を保存できる! 語彙力診断の実施回数増加! |